,即在集成电路中绝缘性场效应管。MOS英文全称为Metal-Oxide-Semiconductor即金属-氧化物-半导体,确切的说,这个名字描述了集成电路中MOS管的结构,即:在一定结构的半导体器件上,加上二氧化硅和金属,形成栅极。MOS管的source和drain是可以对调的,都是在P型backgate中形成的N型区。在多数情况下,两个区是一样的,即使两端对调也不会影响器件的性能,这样的器件被认为是对称的。(多子)参与导电,是单极型晶体管。导电机理与小功率MOS管相同,但结构上有较大区别,小功率MOS管是横向导电器件,功率MOSFET大都采用垂直导电结构,又称为VMOSFET,提高了MOSFET器件的耐压和耐电流能力。其主要特点是在金属栅极与沟道之间有一层二氧化硅绝缘层,因此具有很高的输入电阻,该管导通时在两个高浓度n扩散区间形成n型导电沟道。n沟道增强型MOS管必须在栅极上施加正向偏压,且只有栅源电压大于阈值电压时才有导电沟道产生的n沟道MOS管。n沟道耗尽型MOS管是指在不加栅压(栅源电压为零)时,就有导电沟道产生的n沟道MOS管。、输出特性对于共源极接法的电路,源极和衬底之间被二氧化硅绝缘层隔离,所以栅极电流为0。当VGSMOS管作为开关元件,同样是工作在截止或导通两种状态。
mos管导通电阻的作用mos管导通电阻,一般在使用MOS时都会遇到栅极的电阻选择和使用问题,但有时对这个电阻很迷茫,现介绍一下它的作用:1.是分压作用2.下拉电阻是尽快泄放栅极电荷将MOS管尽快截止3.防止栅极出现浪涌过压(栅极上并联的稳压管也是防止过压产生)4.全桥栅极电阻也是同样机理,尽快泄放栅极电荷,将MOS管尽快截止。避免栅极悬空,悬空的栅极MOS管将会导通,导致全桥短路5.驱动管和栅极之间的电阻起到隔离、防止寄生振荡的作用降低高压MOS管导通电阻的原理与方法1.不同耐压的MOS管的导通电阻分布。不同耐压的MOS管,其导通电阻中各部分电阻比例分布也不同。如耐压30V的MOS管,其外延层电阻为总导通电阻的29%,耐压600V的MOS管的外延层电阻则是总导通电阻的。由此可以推断耐压800V的MOS管的导通电阻将几乎被外延层电阻占据。欲获得高阻断电压,就必须采用高电阻率的外延层,并增厚。这就是常规高压MOS管结构所导致的高导通电阻的根本原因。2.降低高压MOS管导通电阻的思路。增加管芯面积虽能降低导通电阻,但成本的提高所付出的代价是商业品所不允许的。引入少数载流以上两种办法不能降低高压MOS管的导通电阻。
文章来源地址: http://dzyqj.chanpin818.com/cyg/deta_15729582.html
免责声明: 本页面所展现的信息及其他相关推荐信息,均来源于其对应的用户,本网对此不承担任何保证责任。如涉及作品内容、 版权和其他问题,请及时与本网联系,我们将核实后进行删除,本网站对此声明具有最终解释权。